找回密码
 加入我们
搜索
      
查看: 7223|回复: 18

[内存] 破案了, MLC延迟不如AIDA64低

[复制链接]
发表于 2023-3-15 00:26 | 显示全部楼层
本帖最后由 lh4357 于 2023-3-15 00:34 编辑
beckcppes 发表于 2023-3-14 05:45
楼主第四时序填28 我看很多贴说是16+16=32 。有什么说法吗?小白这几天在挑内存 也是4000c16 16 16 ...

其实理论上tRAS的最小有效值是tRCD+tRTP。。

READ to PRE=tRDPRE=tRTP
9d3388bb84f9ef5154141cb2d3f5a607ebf5ca1d.jpg@942w_293h_progressive.jpg

然后tRTP的范围是4-32。 QQ图片20230110235543.gif
QQ图片20230315003027.png

至于28这个数。。我也不知道它为啥就规定最小28。
QQ图片20230315003327.png

您需要登录后才可以回帖 登录 | 加入我们

本版积分规则

Archiver|手机版|小黑屋|Chiphell ( 沪ICP备12027953号-5 )沪公网备310112100042806 上海市互联网违法与不良信息举报中心

GMT+8, 2025-6-6 03:28 , Processed in 0.025677 second(s), 6 queries , Gzip On, Redis On.

Powered by Discuz! X3.5 Licensed

© 2007-2024 Chiphell.com All rights reserved.

快速回复 返回顶部 返回列表