找回密码
 加入我们
搜索
      
查看: 389|回复: 0

[其他] 台积电准备将CoWoS“面板化”, 计划切换到CoPoS封装技术

[复制链接]
发表于 2025-8-17 22:56 | 显示全部楼层 |阅读模式
https://www.expreview.com/101234.html


近年来,台积电(TSMC)除了积极投资先进制程节点,以保证竞争优势外,还逐步加大了在封装技术方面的投入力度,以满足新一代人工智能(AI)和高性能计算(HPC)芯片的需求。其中准备了新一代CoPoS(Chip-on-Panel-on-Substrate)封装技术,可以将基板扩展到310 × 310 mm甚至更大尺寸。

TSMC_A14_3.jpg


据DigiTimes报道,台积电正在准备改变先进封装战略,将CoWoS“面板化”,与扇出型面板级封装(FOPLP)技术整合,过渡到CoPoS封装技术。未来将采用方形基板,取代过去的圆型基板,这么做可以有效提升产能。

台积电计划最早于2026年建立首条oPoS封装生产线,进行试点生产,负责的工厂是中国台湾嘉义AP7的P4和P5,最快2028年末至2029年上半年量产,预计未来CoPoS将取代CoWoS-L。台积电已经大致敲定了首批设备的供应厂商,确立相关规格与订单量。

与FOPLP一样,CoPoS也采用大型面板基板进行封装,不过两者存在一些差异。FOPLP是一种不需要中介层的封装方法,芯片直接重新分布在面板基板上,并通过重分布层(RDL)互连。这种方法具有成本低、I/O密度高、外形尺寸灵活等优势,适用于边缘AI、移动设备和集成密度适中的中端ASIC等应用。CoPoS则引入了中介层,从而有着更高的信号完整性和稳定的功率传输,对于集成GPU和HBM芯片的高端产品来说效果更好。同时中介层材料正从传统的硅变为玻璃,将提供更高的成本效益和热稳定性。

您需要登录后才可以回帖 登录 | 加入我们

本版积分规则

Archiver|手机版|小黑屋|Chiphell ( 沪ICP备12027953号-5 )沪公网备310112100042806 上海市互联网违法与不良信息举报中心

GMT+8, 2025-8-18 07:02 , Processed in 0.007108 second(s), 4 queries , Gzip On, Redis On.

Powered by Discuz! X3.5 Licensed

© 2007-2024 Chiphell.com All rights reserved.

快速回复 返回顶部 返回列表