找回密码
 加入我们
搜索
      
查看: 4096|回复: 19

[CPU] 传闻中的Zen6的双内存控制器,可能不是什么新设计

[复制链接]
发表于 2025-7-15 10:52 | 显示全部楼层 |阅读模式
本帖最后由 sinopart 于 2025-7-15 10:53 编辑

听到Zen6的这段IMC相关的传闻后一直觉得耳熟,今天突然想起来,似乎在Alder Lake上听过类似的概念。
查了一下MSI的讲解视频,发现AlderLake上就是双控制器架构,单个控制器单元只负责一个通道,单个控制器同时兼容DDR4与DDR5。
这种做法的好处是极大的提升了IMC的内存带宽,在12代上即使是DDR4的带宽也相比11代提升了25%。
看样子Zen6的CCD - IOD间带宽(这么描述的原因是还不确定是否继续叫IF总线)确实极大的提升了,足够IMC提升自己的读写能力。
屏幕截图 2025-07-15 104800.jpg

评分

参与人数 1邪恶指数 +5 收起 理由
Barcelona + 5 支持一下

查看全部评分

 楼主| 发表于 2025-7-15 10:56 | 显示全部楼层

这是IF的物理层,GMI收发器,在工作逻辑上抽象为一个叫IF总线的网络结构
按照AMD发布RYZEN AI MAX 395时的采访来看,这个ZEN6的新的并行式Die to Die连接显然和GMI有着极大的不同(例如并行对比串行),有很大概率会改名。
 楼主| 发表于 2025-7-15 10:58 | 显示全部楼层
xy. 发表于 2025-7-15 10:54
物理上如何设计的和实际性能其实没必然联系, 迄今为止桌面只配吃 narrow mode 而已 ...

希望能看到ZEN6用MRDIMM把内存子系统带宽干到GDDR5级别的那一天
 楼主| 发表于 2025-7-17 09:29 | 显示全部楼层
darkness66201 发表于 2025-7-15 20:46
下一代EPYC 16通道MRDIMM 12800,单路带宽就已经达到5090的水平了,GDDR5是什么玩意儿...... ...

MRDIMM目前商用的不是8800MT/S吗?
您需要登录后才可以回帖 登录 | 加入我们

本版积分规则

Archiver|手机版|小黑屋|Chiphell ( 沪ICP备12027953号-5 )沪公网备310112100042806 上海市互联网违法与不良信息举报中心

GMT+8, 2025-11-2 05:07 , Processed in 0.009521 second(s), 7 queries , Gzip On, Redis On.

Powered by Discuz! X3.5 Licensed

© 2007-2024 Chiphell.com All rights reserved.

快速回复 返回顶部 返回列表